Búsqueda avanzada

CARLOS BERNARDINO SILVA CARDENAS

CARLOS BERNARDINO SILVA CARDENAS

CARLOS BERNARDINO SILVA CARDENAS

DOCTOR EN INFORMATICA, UNIVERSIDAD AUTONOMA DE BARCELONA

Ver todos los grados

MÁSTER EN MICROELECRÓNICA: DISSENY DE CIRCUITS INTEGRATS. (UNIVERSIDAD AUTONOMA DE BARCELONA)

DOCENTE ORDINARIO - PRINCIPAL
Docente a tiempo completo (DTC)
Departamento Académico de Ingeniería-Sección Ingeniería de Telecomunicaciones

Publicaciones

Se encontraron 80 publicaciones

VILLEGAS, E. C.; SILVA, C. B.; RAFFO, M. A.(2012). An Efficient Hardware Architecture of the H.264/AVC Half and Quarter-Pixel Motion Estimation for real-time High-Definition Video Streams. En IEEE Latin American Symposium on Circuits and Systems (LASCAS). (pp. 1 - 4). IEEE. Recuperado de: https://ieeexplore.ieee.org/document/6180302
VILLEGAS, E. C.; RAFFO, M. A.; SILVA, C. B.(2012). An Efficient Hardware Architecture of the H.264/AVC Half and Quarter-Pixel Motion Estimation for real-time High-Definition Video Streams. En 3rd. IEEE LATIN AMERICAN SYMPOSIUM ON CIRCUITS AND SYSTEMS; LASCAS2012. (pp. 73 - 75). PUEBLA-mexico. INAOE-PUEBLA. Recuperado de: http://www-elec.inaoep.mx/~LASCAS12/index.html
LAVRATTI, F.; CERATTI, A.; PRESTES, D.; PINTO, A.; BOLZANI, L.; VARGAS, F.; MONTEZ, C.; HERNANDEZ, F.; GATTI, E.; SILVA, C. B.(2012). A Transmission Power Self-Optimization Technique for Wireless Sensor Networks. International Scholarly Research Network ISRN Communications and Networking ,. Volumen: Volume 2012. (pp. 1 - 12). Recuperado de: http://www.hindawi.com/isrn/cn/
VILLEGAS, E. C.; RAFFO, M. A.; SILVA, C. B.(2011). A Fractional Motion Estimation Hardware Architecture with Quarter-Pixel Accuaracy according to H.264/AVC for HDTV video sequences at real-time processing. En Conference on Electronics, Telecommunications and Computers , 2011. CETC2011. Recuperado de: http://www.deetc.isel.pt/cetc11/
PAUCAR, R. J. y SILVA, C. B.(2011). Extracción del parámetro Not para el modelado del ruido 1/f usando las expresiones del modelo ACM. En XVII WORKSHOP IBERCHIP. (pp. 65 - 70). BOGOTA. UNIANDES. Recuperado de: www.uniandes.edu.co
CALIENES, W. E.; MONGE, M. A.; SILVA, C. B.; REIS, R.(2010). Síntesis física del modulo de division de N bits con segmentación v1.10. En XVI WORKSHOP IBERCHIP. (pp. 1 - 6). PORTO ALEGRE. UFRGS. Recuperado de: www.iberchip.net
WATANABE, C. L.; MUÑOZ, J. I.; SILVA, C. B.(2010). Implementation of split-radix fast fourier transform on FPGA. En XVI WORKSHOP IBERCHIP. (pp. 7 - 12). PORTO ALEGRE. UFRGS. Recuperado de: www.iberchip.net
BLOCK, H. J. y SILVA, C. B.(2010). Design and Implementation of an Adaptive Neuro-Fuzzy Inference System on an FPGA used for Nonlinear Function Generation. En 2010 IEEE V ANDESCON . (pp. 1 - 6). BOGOTA. IEEE SECCION COLOMBIA. Recuperado de: www.iberchip.net