Pontificia Universidad Católica del Perú

Ver profesores en:

JULIO CÉSAR SALDAÑA PUMARICA

Departamento Ingeniería - Sección Electricidad y Electrónica

PROFESOR CONTRATADO - CONTRATADO

PhD em microelectrónica, Magíster en Sistemas Electrónicos por la Universidad de São Paulo e Ingeniero Electrónico por la Pontificia Universidad Católica del Perú. Posee 10 años de experiencia en el área de circuitos integrados. Actualmente actua como diseñador de circuitos integrados senior en el centro de diseño IC DESIGN HOUSE - LSITEC Brasil. También es profesor asesor de tesis de la Sección Electricidad y Electrónica de la PUCP, en temas relacionados al diseño de circuitos integrados analógicos y neuro-inspirados.

Publicaciones (15)

    SALDAÑA, J. C.; SILVA, C. B. y del moral, e. (2016). A CMOS Implementation of the Discrete Time Nonlinear Energy Operator Based on a Transconductor-Squarer Circuit. En VII IEEE LATIN AMERICAN SYMPOSIUM ON CIRCUITS AND SYSTEMS (pp. 395-398). florianopolis: UNIVERSIDAD FEDERAL SANTA CATARINA. Recuperado de http://gse.ufsc.br/lascas2016/

     RODRÍGUEZ, L. E.; RAYGADA, E. L.; SILVA, C. B. y SALDAÑA, J. C. (2016). Design of a CMOS cross-coupled voltage doubler. En 2016 IEEE Andescon Andean Council International Conference (pp. 74-77). lima: DIGITAL. Recuperado de www.andescon.org

    SALDAÑA, J. C. (2010). Design procedure of a linearized OTA based on GM, THD ans Vos.

Investigaciones (3)

    2009 - 2010

    Sistema monolítico CMOS de Adquisición y Acondicionamiento de señales cardiacas

    2009

    Sistema monolítico CMOS de Adquisición y Acondicionamiento de señales cardiacas

    2007 - 2008

    Sistema CMOS de reconocimiento de patrones con independencia de escala

CONTACTO

Correo electrónico: